X为了获得更好的用户体验,请使用火狐、谷歌、360浏览器极速模式或IE8及以上版本的浏览器
帮助中心  |  关于青海技术市场
欢迎来到青海技术市场,请  登录 |  注册
尊敬的 , 欢迎光临!  [会员中心]   [退出登录]
当前位置: 首页 >  专利超市 >  知产问答 >  详细页

在高速 PCB 设计中原理图设计时,该如何考虑阻抗匹配问题?

问题描述: 在高速 PCB 设计中原理图设计时,该如何考虑阻抗匹配问题?

我要回答

更多回答:

周珉岩:

在设计高速PCB电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系,例如是走在表面层(microstrip)或内层(stripline/doublestripline),与参考层(电源层或地层)的距离,走线宽度,PCB材质等均会影响走线的特性阻抗值。
也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。
真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。
以上解决方法希望对您有帮助!

2019/12/13 11:54:53

我要回答我要提问
微信 电话 顶部 工作人员:0971-7612617

关注我们

微信公众号

平台服务热线:

0971-6121697

工作日(8:30-18:00)

Copyright ©  2019        青海技术市场        青ICP备18001110号-4